1、单字或双字大小的转移并不需要这最后的一条指令,原因是它们的首选槽总是在寄存器的开始。
2、本设计采用模块化设计的思想,将GPIB接口IP核分成三个模块:GPIB接口功能模块、内部寄存器模块和数据传输控制模块。
3、然后,根据移位寄存器的功能特性,以五值D触发器为核心器件,设计了五值双向移位寄存器。
4、MOS动态移位寄存器不是用触发器组成,而是用反相器组成.
5、地址总线被处理器用来选择在特定外设中的存储器地址或寄存器。
6、在通信协议中,主要实现了双向数据缓冲器、数据移位寄存器、时钟控制电路以及奇偶校验等功能。
7、在数字通信中移位寄存器应用极其广泛。
8、这是用非门和7位的移位寄存器很容易实现。
9、对于某个程序被取消后的第一个调用,或对于某个方法调用,编译器会初始化这些专用寄存器的字段,将它们作为初始值。
10、有关更多信息,请参见如何:显示和隐藏寄存器组.
11、程序存储器的导址逻辑是由寄存器来实现的,这个寄存器叫程序计数器。
12、通过采用调试接口电路的流水线映像寄存器组和特殊数据通路,可以避免在CPU关键路径上插入扫描链实现“非侵入性”的调试功能。
13、为了让图像加速卡能够知道哪些输入寄存器应该载入哪些数据,就需要使用着色器声明。
14、硬件的设计中涉及了各类IC之间的接口,计数器或寄存器与发光二极管的接口,以及直流稳压电源输出和振荡电路输出的接口。
15、SPU具有128个通用寄存器,每个寄存器都是128位宽。
16、分析了卷积交织原理和交织器中移位寄存器的工作方式。
17、通过配置机制来访问该设备的配置空间的某个寄存器,配置机制是由PCI桥的两个内部寄存器实现的。
18、每来一个时钟脉冲,N位加法器将频率控制数据M与相位寄存器输出的累加相位数据相加,并将结果送相位寄存器输入端。
19、该粗调环路由数字电路设计实现,包含逐次逼近寄存器和新结构的频率比较单元两个模块。
20、新的线性IR有助于“寄存器分配程序更好地了解寄存器的使用状况,从而在生成代码的时候更好地决策”。
21、当在内嵌汇编程序中实现构造器或析构器时,应确认保持DL寄存器.
22、作为蓝牙模块和主机间的软硬件接口HCI,可对控制基带与链路控制器、链路管理器、状态寄存器等硬件提供统一接口。
23、PC并行打印口与多台下位单片机的通讯,将接口分成数据、状态、控制三组,由其寄存器分别控制。
24、一种硬件寄存器,其中保存有系统页表的物理地址.
25、硬件镶嵌的时候,着色器根本就不知道输入寄存器中载入的是什么数据。
26、其次,探讨了伪随机理论及产生伪随机序列的各种方法,包括线性同余生成法、混沌序列生成法、线性反馈移位寄存器生成法.
27、当访问内存位置或寄存器时,在地址总线上的真实的地址。
28、当最后借位为1时,将被减数重新存入被除数存贮寄存器.
29、提出了一种钟控密钥流生成器模型,该模型由三个线性移位寄存器组成,且相互控制。
30、此外,暂存器可以访问的1个字节的上限和下限报警触发寄存器。
31、CPU的基本部件由运算器,控制器和寄存器三部分组成。
32、另一个办法是使用rm命令修改指令指针寄存器,然后只要输入go。
33、你也能设置断点并检查特定内存地址或寄存器的内容。
34、这个寄存器的默认值是一个空字符串。
35、CPU的基础部件由运算器,控制器和寄存器三局部组成。
36、因此,在POWER5中引入了PUR寄存器,用于存储各个虚拟处理器实际使用的周期。
37、来自一个寄存器范围的预期响应值的数据类型。
38、内容包括AD7714的特点、内部寄存器结构和外部接口,并详细阐述了AD7714与M68HC11系列单片机的接口技术。
39、基于代数演算法的圆弧插补器,只要改变相应的几个寄存器的予置常数,就可直接插补非圆二次曲线。